![]() | |
НПО Системы Безопасности (499)340-94-73 График работы: ПН-ПТ: 10:00-19:00 СБ-ВС: выходной ![]() ![]() |
Главная » Периодика » Безопасность 0 ... 185186187188189190191 ... 233 • All Vias (все переходные отверстия) - добавляет специальные примитивы ко всем переходным отверстиям согласно состоянию опций Selected Objects Only и Force Teardrops; • Selected Objects Only (только вьщеленные объекты) - добавляет специальные примитивы только к выделенным контактным площадкам и переходным отверстиям. Для изменения статуса выделения больших наборов объектов необходимо воспользоваться функциями глобального редактирования; • Force Teardrops - добавляет специальные примитивы ко всем без исключения контактным площадкам и переходным отверстиям, даже к тем, у которых это вызывает нарушение установленных правил проектирования; • Create Report (создание отчета) - включает создание списка всех контактных плошадок и переходных отверстий, к которым были и не бьши добавлены специальные фафические примитивы. Верификация проекта печатной платы Верификация проекта печатной платы является главной и неотъемлемой частью процесса разработки, обеспечивающей и гарантирующей его правильность и завершенность. Процесс верификации должен гарантировать логическое соответствие печатной платы принципиальной электрической схеме и обеспечивать ее физическую работоспособность. Т. е. электрические объекты (например, проводники, контактные площадки и переходные отверстия) должны размещаться на некотором расстоянии друг от друга, предотвращая тем самым замыкание разных цепей. Редактор печатных плат имеет мощную систему проверки правил проектирования, которая контролирует соответствие проекта фебованиям, заданным набором правил проектирования. Проект тестируется на наличие нарушений правил проектирования, таких, как недостаточные зазоры, неразведенные цепи, неправильно выбранные ширина и длина проводников, а также других условий, возникающих в процессе трассировки и влияющих на изготовление печатных плат. Редактор печатных плат имеет функцию автоматического контроля правил проектирования (DRC), которая во время фассировки проверяет плату на соответствие включенным правилам проектирования, чем достигается высокая производительность работы конструктора. Для устранения выявленного нарушения необходимо просто передвинуть объект, вызвавший нарушение, а затем продолжить фассировку. Для подтверждения факта того, что проект выполнен корректно и доведен до конца, пользователю необходим некоторый набор критериев. Редактор печатных плат использует в качестве таких критериев набор правил проектирования, задаваемых в диалоговом окне Design Rules, и список цепей, зафуженный в начальный момент разработки печатной платы. Подробная информация о правилах проектирования при-ведена в разделе Определение требований к проекту печатной платы. Что представляет собой модуль Design Rule Checker? Профамма Design Rule Checker (DRC) представляет собой высокопроизводительный автоматизированный профаммный модуль, проверяющий как логическую, так и физическую целостность проекта печатной платы. Использование этого модуля при трассировке для контроля соблюдения минимальных зазоров и отсутствия других нарушений обязательно. Так как редактор печатных плат позволяет в любое время вносить изменения в проект, рекомендуется всегда проводить проверку правил проектирования перед окончательным выводом чертежей. Интерактивная проверка правил проектирования Функция проверки правил проектирования в режиме реального времени активизируется на вкладке Options диалогового окна Preferences. Включение этой функции в режиме py4Hoij трассировки позволяет незамедлительно обнаружить и выделить ошибки в работе. Правила, проверка которых будет производиться в режиме реального времени, настраиваются на вкладке On-Line диалогового окна Design Ruie Cliecic, вызываемого командой меню Tools » Design Rule Check. Если какое-либо правило недоступно (т. е. отображается серым цветом), это означает, что пользователь не задал правило этого типа, на основании чего могла бы производиться проверка. Настроить правила проектирования можно с помощью команды Design » Rule. Наличие в проекте больших цепей с полигонами и внутренними слоями питания может резко снизить скорость работы за счет больших затрат времени на проверку связности цепи. Исключить проверку связности для заданной цепи можно, скрыв цепь с помощью команды меню View » Connections » Hide Net. Настройка пакетного режима проверки правил проектирования Выполните команду меню Tools » Design Rule Check, после чего появится диалоговое окно Design Rule Check (рис. 6.68). DtJiuin Rule C\v:vM ЙЧ>яо->*» Routing Ruin ~ ......-...... R ОюахяСогаНапК, P IHo»M«Ui<ttiCo>>illsrt> 17 irenOmtConmmtt 17 UnfloiiodNelConftlMt Л1Пп 1Л10И <ingRulo<: р MraiununnJarfirg PUtmPtit Р ToimoM Usage . Р TaslpointStl* Jaioii SVMllnletiilvRiies - J SignoKntegriUp OpSorn .... 17 Create Report File p CiesloVioialions P lr«e<nalPI«Wamhgs 17 Sub-Net Oeiais High Speed Riies jAIOn JaIOH dacenerHRJes --........- sil§iellllj ;.(ai,; Г СлпсопаШ daaiarce jAI3n jaicb SIgpwIao vioiations found Bun DRC Рис. 6.68. Окно настройки пакетной проверки правил проектирования Пакетный режим проверки правил проектирования имеет следующие опции. Различные правила проектирования Здесь на трех полях включаются правила, согласно которым пользователь планирует провести проверку. Описание правил проектирования приведено в разделе Определение требований к проекту печатной платы. Create Violations (высвечивание нарушений) При включении этой опции места нарушения правил (примитивы) будут выделяться специально заданным цветом. Режим просмотра нарушений можно установить и на панели управления, что особенно полезно для их быстрого нахождения на чертеже и исправления. Sub-Net Details Эта опция работает совместно с правилом проектирования Unrouted Net Ruie. Ее включают в случаях, когда требуется просмотреть все детали неразведенных цепей. Правило проектирования Unrouted Net Ruie должно включаться только после трассировки всех соединений, так как виртуальная линия связи соединений воспринимается профаммой проверки как разомкнутая цепь. Stop When Found XX Violations Редактор печатных плат автоматически остановит процесс проверки правил проектирования при нахождении заданного числа нарушений. Create Report File При включении этой опции автоматически создается файл отчета профаммы проверки правил проектирования с расширением .DRC, который затем открывается текстовым редактором. Выполнение проверки в пакетном режиме После того как диалоговое окно Design Ruie СЬеск сконфигурировано, запуск процесса проверки производится с помощью кнопки Run Batch. По завершении проверки файл отчета будет автоматически открыт всфоенным текстовым редактором. Отчет программы проверки в файле отчета профаммы проверки представлен список всех обработанных правил проектирования, определенных в диалоговом окне Choose Ruie Set to Check (не включенные правила не проверяются). Каждое обнаруженное нарушение подробно описывается, т. е. указывается слой, имя цепи, позиционное обозначение компонента и номер контактной площадки, а также местоположение объекта на чертеже. Нарушения зазоров, длины и ширины высвечиваются оконтуриванием объекта линией, окрашенной в специально заданный цвет DRC. Устранение нарушений правил проектирования Начинающего разработчика печатных плат подробные отчеты профаммы проверки могут привести в уныние. Здесь важно правильно выбрать сфатегию конфоля 0 ... 185186187188189190191 ... 233 |