НПО Системы Безопасности
(499)340-94-73 График работы:
ПН-ПТ: 10:00-19:00
СБ-ВС: выходной

Главная » Периодика » Безопасность

0 ... 18192021222324 ... 233


Связывание метки цепи с шиной

Шина представляет собой всего лишь графическое обозначение группы проводников, которое не имеет каких-либо специфических физических свойств, требующих описания в списке соединений. Логическая связанность здесь может быть определена только посредством размещения на ней метки цепи. Как правило, эта метка включает все сигналы шины, например, НА[0...19] что означает цепи НЛО, НА1, НА2 и т. д. до НА19. При включении опции Edit» Select» Net шины и их входы не подсвечиваются.

Связывание вывода с объектом

Выводы могут быть непосредственно присоединены к другим выводам, проводам, меткам цепи, входам листов и портам. Скрытые выводы могут непосредственно соединяться с соответствуюгдими цепями в редакторе библиотек элементов схем (Schematic Library Editor). Нескрытые выводы могут также непосредственно соединяться выводами на других листах.

Связывание вывода с выводом

Выводы считаются соединенными, если они находятся во взаимном контакте под любым углом.

Объекты без проверки правил электрических соединений (ERC)

Объекты без проверки правил электрических соединений (ERC) считаются соединенными с выводами или проводами, если они находятся в контакте с ними.

Верификация проекта

Верификация проекта - это основная операция, предназначенная для проверки правильности выполнения физических (или электрических) и логических соединений в разработанной схеме. В редакторе принципиальных схем имеется возможность проводить проверку правильности электрических соединений в процессе генерации отчетов при запуске модуля проверки Electrical Rule Check (ERC)..

Отчет о проверке правильности электрических соединений

Отчет о проверке правильности электрических соединений (ERC) представляет собой список предупреждений об ошибках в электрических (а в некоторых случаях и в логических) соединениях в текущем активном проекте. Сюда входят, например, предупреждения о наличии несоединенных входов элементов или замыканий между разными цепями. Для каждого проекта могут быть определены специфические правила проверки. Для отключения генерации предупреждений об ошибках в отдельные места схемы можно включать специальные объекты без проверки правил электрических соединений (Suppress ERC).

Тип сообщения "ошибка" или "предупреждение" может быть определен пользователем в графической матрице состояний выводов, портов и входов листа.

На проверку правильности электрических соединений может повлиять то, к,аким образом в схеме используются идентификаторы цепей. Например, глобальные метки цепи (включенная опция Net Labels and Ports Global) объединяют все цепи с одинаковой меткой на всех листах проекта, тогда как локальные метки цепи (включенная опция Only Ports Global) объединяют электрические объекты только в пределах одного листа. Имеется возможность задания "области видимости" идентификаторов цепей для



системы проверки правильности электрических соединений аналогично тому, как это делается при генерации списков цепей.

При включении опции Add Error Markers в лист вводятся специальные символы, показывающие места, упомянутые в отчете о проверке, до тех пор пока ошибки не будут исправлены.

Запуск проверки правильности электрических соединений (ERC) - неотъемлемая часть этапа разработки принципиальной схемы проекта. Тщательная проверка и исправление всех ошибок обязательно должно предшествовать передаче информации о схеме в редактор печатных плат.

Проверка листов и проектов

Некоторые функции проверки доступны непосредственно на текущем листе в редакторе принципиальных схем. Для проверки связанности объектов с той или иной цепью может быть использована операция выделения Edit » Select » Net и Edit » Select » Connection (выводы компонентов при этом не выделяются). Команда Reports » Selected. Pins позволяет просмотреть список выводов, связанных с выбеленной цепью.

Связь между редактором схем и редактором печатных плат

Синхронизация схемы и печатной платы

Система Protel 99 SB имеет мощный механизм синхронизации различных частей проекта, который позволяет автоматически согласовывать данные на принципиальной схеме с данными на печатной плате. Раньше изменения в схемах переносились на печатные платы с использованием так называемого метода прямого аннотирования, а информация об изменениях в печатных платах возвращалась на этап схемного проектирования посредством метода обратного аннотирования. Теперь обе эти функции выполняет синхронизатор.

В процессе работы синхронизатор сначала проверяет наличие компонентов и связей между ними как на листах принципиальных схем, так и на чертежах печатных плат, а затем модифицирует их так, чтобы они соответствовали друг другу. При запуске синхронизатора надо выбрать направление синхронизации включением одной из двух опций Update РСВ from Schematic (обновить плату исходя из изменений в схеме) или Update Schematic from PCB (обновить схему исходя из изменений в плате).

Включение в принципиальные схемы информации для редактора печатных плат

Специальная директива редактора топологий РСВ помогает определить процесс разводки топологии, приоритеты, ширину проводников и размеры переходных отверстий непосредственно для связей на принципиальной схеме. Эта информация автоматически передается в редактор печатных плат, если синхронизатор настроен на генерацию правил проектирования Design Rules из топологических директив Layout Directives (для этого надо задать Design » Synchronizer Options).



Горячая связь между редакторами схем и печатных плат

Во время работы над принципиальной схемой, если открыт чертеж печатной платы, пользователь может отслеживать переходы между соответствующими друг другу объектами в обеих частях проекта посредством двунаправленного механизма горячей связи (Cross Probing).

Например, после нажатия на кнопку включения горячей связи (Cross Probe) вы можете выбрать элемент или группу элементов на принципиальной схеме, а редактор печатных плат подсветит соответствующие компоненты на плате. Аналогичным образом поддерживаются еще два вида перекрестного тестирования: между выводом на схеме и контактной площадкой на топологии, а также между меткой цепи на схеме и проводником.

Настройки редактора принципиальных схем Параметры редактора

Параметры редактора принципиальных схем задаются в диалоговом окне, появляющемся после выполнения команды меню Tools » Preferences. Данное диалоговое окно имеет три вкладки.

Вкладка Schematic Pin Options

Параметры поля Pin Options определяют местоположение названий и номеров выводов элементов схем. Pin Name Margin определяет расстояние между названием и выводом, а Pin Number Margin - расстояние между номером и выводом элемента в сотых долях дюйма.

Auto-Junction

Данный флаг включает или выключает режим соединения связей при наложении конца связи на уже существующую связь. Во включенном режиме система автоматически поставит точку, обозначающую соединение цепей.

Drag Orthogonal

Флажок включает такой режим перетаскивания компонентов, при котором все связи остаются ортогональными, т. е. углы сохраняются кратными 90°. При выключении этого флажка связи могут располагаться под произвольным углом.

Multipart Suffix

Каждая секция составного компонента может обозначаться с помощью специального суффикса, например: U1:1, U1:2 и т. д. или U1A, U1B и т. д. Обратите внимание, что это - глобальная установка, которая будет распространяться на все открытые в настоящий момент листы принципиальных схем.

Default Power Object Names

Это поле используется для предварительного задания имен портов питания.



0 ... 18192021222324 ... 233