НПО Системы Безопасности
(499)340-94-73 График работы:
ПН-ПТ: 10:00-19:00
СБ-ВС: выходной

Главная » Периодика » Безопасность

0 ... 39404142434445 ... 159


Адрес

Регистр 1

Функции/назначение битов

Аналоговые входы

1111

1110

1101

1100

1011

1010

1001

1000

011х

0101

0100

0011

0010

0001

0000

охОксг

ADCONO

Региар Оуправлени

я АЦП

Назначение

ADCS1 - ADCSO - биты выбора тактовых импульсов АЦП

(вместе с битом ADCS2 региара ADC0N1):

111 - внутренний RC-генератор;

110 - Fosc/64;

101 - Fosc/16;

100-Fosc/4;

Oil - внутренний RC-генератор; ОЮ - Fosc/32; 001 - Fosc/8; ООО - Fosc/2

CHS2 - CHSO - биты выбора канала аналого-цифрового преобразователя:

- AN7

- AN6

-AN5

-AN4

- AN3

-AN2

- AN1

- ANO

GO/ DONE - уаанавливается для инициирования аналого-цифрового преобразования, по окончании -сбрасывается

Не используется

ADON - активизация модуля АЦП

ахОйСЗ

feo«£i

OxOdcS

ADREL

Младший байт рез/льтата аналого-цифрового преобразования

ADRESH

Старший байт результата аналого-цифрового преобразования

SSPC0N2

Регистр 2 управления модуля MSSP

Назначение

GCEN - устанавливается для разрешения прерывании при прие)>/1е адреса общего вызова



Адрес

Регистр

Функции/назначение битов

ОхОкСб

SSPC0N2

ОхО«С6

SSPCONI

ОхО«С7

SSPSTAT

Назначение

ACKSTAT - уаанавливается при получении подтверждения приема от slave-устройава шины Ic

ACKDT - уаанавливается для посылки подтверждения при приеме байта

ACKEN - инициирует последовательноаь подтверждения шины IC

RCEN - уаанавливается для разрешения режима приема модуля Ic

PEN - обнуляется для инициирования аоп-условия шины I с

RSEN - уаанавливается для инициирования повторных старт-условий шины 1с

SEN - устанавливатся для инициирования старт-условий шины IC

Регистр 1 управление модуля HSSP

Назначение

WCOL - флаг коллизий при записи (1 -запись новых данных в буферный регистр была произведена во время передачи)

SSPOV - флаг переполнения приемного буфера модуля SSP

SSPEN - бит разрешения SSP режима работы портов микроконтроллера

СКР - выбор фронта для передачи в режиме SPI (О - передний фронт), в режиме 1С установка этого бита разрешает тактирование

SSPM3 - SSPMO - выбор режима работы модуля SSP 1111 - IC, SLAVE с 10-разрядным адресом, 1110 - fc, SLAVE с 7-разрядным адресом, 110х - зарезервирован,

1011 - режим IC, MASTER с программным управлением, 1010 - зарезервирован, 1001 - зарезервирован,

1000 - режим lC, MASTER, тактирование частотой Fosc/{4 (SSPADD + D),

0111 - режим Ic, SLAVE, используется 10-разрядный адрес ОНО - режим 1С, SLAVE, используется 7-разрядный адрес, 0101 - режим SPI, SLAVE, вывод SS (Slave Select) не используется,

0100 - режим SPI, SLAVE, вывод SS (Slave Selert) разрешен, ООН - режим SPI, MASTER, синхронизация 0TTMR2, 0010 - режим SPI, MASTER, синхронизация от Fo5c/64, 0001 - режим SPI, MASTER, синхронизация от Fo5C/16, 0000 - режим SPI, MASTER, синхронизация от Fosc/4 .

Регистр состояния модуля MSSP

Назначение

1 - стробирование принимаемых данных осуществляется в конце битового интервала,

О-в середине интервала



Регистр

Функции/назначение битов

SSPSTAT

пульши аь

D/A - используется в режиме Ic 1 - последним был передан байт данных, О - байт адреса

Назначение

1 - передача данных осуществляется по переднему фронту импульсов SCK

Р - флаг обнаружения стопового бита

S - устанавливается при обнаружении стартового бита (в режиме Ic)

R/ W - бит типа операции в режиме IC

0 - запись,

1 - чтение

UA - устанавливается в том случае, когда необходимо модифицировать адрес (содержимое регистра SSPADD, режим Ic)

BE - флаг «буфер полон», устанавливается после заполнения буфера при приеме или передаче данных

OxOttCe

SSPADD

Регистр сравнения адреса модуля MSSP

ОхОкСЭ

SSPBUF

Буферный регистр данных модуля MSSP

OxOttCA

T2C0N

*<0«СВ £хО«сс

Регистр управления схемой TMR2

Назначение

Не используется

T2UTPS3 - TOUTPSO - коэффициент деления постскалера

модуля TMR2

1111 -16,

1110 -15,

1101 - 14,

1100-13,

1011 - 12,

1010-11,

1001 - 10,

1000 - 9,

0111 - 8,

0110-7,

0101 -6;

0100 - 5,

0011 - 4,

0010 - 3,

0001 - 2,

0000 - 1

TMfl20W - бит разрешения использования таймера TMR2

T2CKPS1 - T2CKPS0 - коэффициент деления прескалера IX- 16, 01 - 4, 00- 1

Регистр сравнения периода сигналов схемы TMR2

TMR 2

Регистр TMR2



0 ... 39404142434445 ... 159